БАЗА ДАНИХ ТОПОМЕТРИЧНИХ МОДЕЛЕЙ ПАКЕТІВ IC ІЗ ПРАВИЛАМИ ВИВОДУ
DOI:
https://doi.org/10.32782/tnv-tech.2024.2.10Ключові слова:
топометрична модель, правила виводу, проектування друкованої плати, планарний графАнотація
Дизайн друкованих плат (PCB) відіграє важливу роль у виробництві радіоелектронних пристроїв. Хоча існує декілька систем САПР для автоматизації процесу, вони часто не враховують топологію схеми. Для вирішення цієї проблеми необхідна якісна автоматична система трасування друкованих плат. Це включає кілька кроків, зокрема розміщення компонентів на дошці, створення топометричних ліній, визначення перетину ребер графа з топометричними лініями та відстеження з’єднань через точки перетину. Створення топометричних ліній передбачає додавання додаткових ребер до графіка, які з’єднують виходи сусідніх компонентів. Це призводить до того, що модель складається з топологічної частини (график зв’язків та топометричні лінії) і геометричної частини. Щоб полегшити інтеграцію цих частин, вводиться топометрична модель компонента. Реалізація бази даних для зберігання цих моделей має вирішальне значення для систем САПР. База даних повинна містити інформацію про тип упаковки, геометричні розміри, креслення провідників, топологію, правила виводу та сценарії налаштування топологічних ліній. Зберігання правил виводу у кон’юнктивно-діз’юнктивній формі забезпечує ефективну обробку та менший обсяг даних. Топометрична база даних має містити записи для кожного типу упаковки IC, включаючи тип упаковки, зображення відбитка, цикл графіка, геометричні прив’язки, правила виводу та сценарій ініціалізації для додаткових полюсів. Щоб використовувати базу даних топометричних моделей упаковки IC, користувач вибирає тип упаковки для кожного елемента схеми. Відповідний запис завантажується з бази даних, включаючи геометричну та топометричну модель, яка потім копіюється в локальну базу проекту. Можна ініціалізувати додаткові кейси та редагувати правила формування провідників під пакет. Застосування цих правил визначає можливість виконання з'єднань під пакетом. Автор припускає, що цей підхід, що використовує експертну систему, може бути використаний для автоматичної маршрутизації друкованих плат з використанням топологічного підходу
Посилання
Mayer E.A. Developing Undergraduate FPGA Curriculum Using Altium Software and Hardware. 2012 ASEE Annual Conference & Exposition, San Antonio, Te xas, 2012, June, San Antonio, 2012. URL: https://peer.asee.org/21196 (дата звернення: 27.03.2024)
Scarpino M. Designing Circuit Boards with EAGLE : Make High-Quality PCBs at Low Cost. USA : Prentice Hall, 2014. P. 383.
Базилєвич P.П. Декомпозиційні та топологічні методи автоматизованого конструювання електронних пристроїв. Львів : Вища школа, 1981. 168 c.
Konstantinos A. Tarabanis. Path planning in the Proteus rapid prototyping system. Rapid Prototyping Journal, 2001. Vol. 7. № 5, P. 241–252.
Kurapov V.S. Chechenja V.S. Mathematical Model of Connection Tracing in the Area of BGAa Components. Radio Electron. Comput. Sci. Control. 2016. № 3. P. 7–17.
Kurapov S.V., Davidovsky M.V., Tolok A.V. Generating a topological drawing of the flat part of a non-planar graph. Scientific Visualization. 2020. Vol. 12, № 1, P. 90–102. DOI : 10.26583/sv.12.1.08
Курапов С.В., Сгадов С.О. Алгебраїчні методи побудови топологічного малюнка планарного графа. Вiсник ЗНУ Фізико-математичні науки, 2018. № 1. С. 60–71.